<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

          基于雙口RAM核監(jiān)測數(shù)字示波器設(shè)計研究

          • 摘要:在核監(jiān)測中,常將各種傳感器輸出的信號通過A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號,然后利用數(shù)字信號處理技術(shù)對各種核信號進(jìn)行數(shù)字處理。為了準(zhǔn)確測量核信號數(shù)字波形的各種參數(shù),對基于FPGA雙口RAM的數(shù)字示波器進(jìn)行了設(shè)計和
          • 關(guān)鍵字: 核脈沖  數(shù)字示波器  數(shù)字波形  FPGA  雙口RAM  

          基于FPGA的數(shù)字通信實訓(xùn)平臺的設(shè)計與實現(xiàn)

          • 摘要:本實訓(xùn)平臺著眼于提升高職層次學(xué)生的職業(yè)能力,圍繞典型的數(shù)字通信系統(tǒng)模型,設(shè)計了擴(kuò)展性強(qiáng)、可測性好的FPGA核心板,并開發(fā)了多個配套的功能模塊。憑借著FPGA強(qiáng)大的硬件可編程能力,創(chuàng)設(shè)了分層遞進(jìn)的實驗?zāi)J?/li>
          • 關(guān)鍵字: FPGA  數(shù)字通信系統(tǒng)  EP1C3T144  QuartusⅡ9.0  片上通信系統(tǒng)  

          基于FPGA IP核的FFT實現(xiàn)與改進(jìn)

          • 摘要 利用FPGA IP核設(shè)計了一種快速、高效的傅里葉變換系統(tǒng)。針對非整數(shù)倍信號周期截斷所導(dǎo)致的頻譜泄露問題,提出了一種通過時輸入信號加窗處理來抑制頻譜泄露的方法。利用Modelsim和Matlab對設(shè)計方案進(jìn)行了仿真,同
          • 關(guān)鍵字: FFT  FPGA  IP核  加窗處理  

          基于FPGA的多路數(shù)字信號復(fù)接系統(tǒng)設(shè)計與實現(xiàn)

          • 摘要 數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項重要技術(shù),能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復(fù)接系統(tǒng)的基礎(chǔ)上,采用VHDL對數(shù)字復(fù)分接系統(tǒng)進(jìn)行建模設(shè)計和實現(xiàn)。并利
          • 關(guān)鍵字: 數(shù)字復(fù)接系統(tǒng)  乒乓操作  先進(jìn)先出存儲器  FPGA  

          JPEG2000數(shù)據(jù)壓縮的FPGA實現(xiàn)

          • 高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實現(xiàn)方案。相對于軟件算法實現(xiàn)和其他硬件方法,采用FPGA硬件實現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點,能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。
          • 關(guān)鍵字: JPEG2000  數(shù)據(jù)壓縮  FPGA  DWT  

          基于NiosⅡ的單點自適應(yīng)控制器設(shè)計研究

          • 摘要 為了提高道路交叉口通行能力,設(shè)計了一種單點交叉口自適應(yīng)控制系統(tǒng)。系統(tǒng)采用SOPC方案,利用具有NiosⅡ軟核的FPGA芯片設(shè)計了控制器的硬件,井利用遺傳算法建立了信號配時優(yōu)化模型、VHDL語言進(jìn)行了遺傳算法的硬
          • 關(guān)鍵字: NiosⅡ  FPGA  單點交叉口  自適應(yīng)控制  遺傳算法硬件化  

          高速實際據(jù)采集智能控制器的設(shè)計與實現(xiàn)

          • 摘要:文章以嵌入式和數(shù)據(jù)采集技術(shù)為基礎(chǔ),研究設(shè)計并實現(xiàn)了基于ARM+FPGA體系架構(gòu)面向高速實時數(shù)據(jù)采集應(yīng)用的一種實用新型智能控制器。本文闡述了主處理器ARM最小系統(tǒng)、協(xié)處理器FPGA最小系統(tǒng)和ARM與FPGA通信接口等硬
          • 關(guān)鍵字: ARM  FPGA  智能控制器  高速實時數(shù)據(jù)采集  

          基于DSP+FPGA的多混沌實時視頻圖像加密系統(tǒng)

          • 針對視頻圖像在數(shù)字通信中存在著安全和隱私問題,提出了基于DSP+FPGA技術(shù)來實現(xiàn)實時視頻圖像加密的系統(tǒng)設(shè)計方案,并詳細(xì)介紹了多混沌加密算法在DSP和FPGA上的實現(xiàn)。實驗結(jié)果表明多混沌實時視頻圖像加密增強(qiáng)了視頻圖像傳輸?shù)陌踩裕瑫r證明了本系統(tǒng)對實時視頻圖像能快速地進(jìn)行加密。
          • 關(guān)鍵字: FPGA  DSP  混沌  實時視頻    

          433 MHz RFID標(biāo)簽天線的設(shè)計

          • 摘要 有源射頻識別定位系統(tǒng)現(xiàn)已被廣泛應(yīng)用于各種定位場景。針對實際場景下電子標(biāo)簽小型化的需求,在半徑為14 mm的半圓里,應(yīng)用彎折線實現(xiàn)了標(biāo)簽PCB天線的小型化設(shè)計,增益達(dá)到-17 dB。基于集總元件電路,天線實現(xiàn)了
          • 關(guān)鍵字: RFID  433 MHz  小型化  PCB  

          基于USB3.0協(xié)議的PC與FPGA通信系統(tǒng)的設(shè)計

          • 摘要 針對USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問題,設(shè)計了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過對USB3.0的接口硬件系統(tǒng)、設(shè)備固件以及SLAVE FIFO與FPGA接口讀寫操作的設(shè)計,并經(jīng)過實驗測試,USB3.0硬
          • 關(guān)鍵字: FPGA  USB3.0固件  SLAVE FIFO  數(shù)據(jù)通信  

          基于AD9854的MSK調(diào)制信號的產(chǎn)生

          • 基于實現(xiàn)簡單高效地產(chǎn)生MSK調(diào)制信號的目的,文中系統(tǒng)性地闡述了AD9854的工作原理、機(jī)制,探討了采用AD9854產(chǎn)生MSK 調(diào)制信號相比傳統(tǒng)方法的優(yōu)越性。同時詳細(xì)介紹了通過FPGA配置AD9854的方法,描述了硬件平臺的搭建并且列出了所有需配置寄存器列表。
          • 關(guān)鍵字: AD9854  MSK  FPGA  硬件平臺  寄存器  

          基于ARM與FPGA的電力電源一體化監(jiān)控裝置

          • 為了滿足電力電源系統(tǒng)中復(fù)雜應(yīng)用場景的一體化監(jiān)控需求,文中提出了一種硬件設(shè)計方案。本方案基于TI公司的AM335x系列ARM Cortex-A8處理器和XILINX公司的Spanan-3系列的FPGA芯片,重點介紹了ARM與FPGA通信互聯(lián)以及其他特殊功能模塊的實現(xiàn)方法。實驗結(jié)果表明本硬件系統(tǒng)有應(yīng)用價值高、性價比高、穩(wěn)定可靠、靈活多變等優(yōu)點。
          • 關(guān)鍵字: 電力電源一體化監(jiān)控  ARM Cortex―A8  FPGA  觸摸屏防靜電  

          基于FPGA的交通系統(tǒng)遠(yuǎn)程網(wǎng)絡(luò)控制設(shè)計

          • 為了緩解城市交通擁堵問題,提出一種基于FPGA平臺遠(yuǎn)程網(wǎng)絡(luò)控制的城市交通控制系統(tǒng)設(shè)計。系統(tǒng)采用TCP/IP傳輸協(xié)議實現(xiàn)控制中心發(fā)送控制信息給交通系統(tǒng)。控制中心采用Qt圖形化界面實現(xiàn),清楚直觀;交通系統(tǒng)依據(jù)控制信息選擇相應(yīng)配時方案進(jìn)行顯示。經(jīng)測試,該系統(tǒng)工作穩(wěn)定、控制精確、可靠性高,且成本較低
          • 關(guān)鍵字: FPGA  TCP/IP  Qt  交通系統(tǒng)  遠(yuǎn)程控制  車流量  

          寬帶載波電力線通信協(xié)議中信道交織的FPGA實現(xiàn)

          • 摘要 介紹了寬帶載波電力線通信協(xié)議中用到的信道交織。在此協(xié)議的基礎(chǔ)上,提出了基于FPGA信道交織模塊的設(shè)計方案。文中對信道交織的物理層實現(xiàn)方法進(jìn)行了介紹,該方法是通過ROM讀操作和RAM的讀寫操作來實現(xiàn)信道交織
          • 關(guān)鍵字: 信道交織  FPGA  寬帶載波電力線通信  

          高速數(shù)字電路的設(shè)計與仿真

          •   設(shè)計過程中要保持信號的完整性必須借助一些仿真工具,仿真結(jié)果對PCB布線產(chǎn)生指導(dǎo)性意見,布線完成后再提取網(wǎng)絡(luò),對信號進(jìn)行布線后仿真,仿真沒有問題后才能送出加工。目前這樣的仿真工具主要有cadence、ICX、Hyperlynx等。Hyperlynx是個簡單好用的工具,軟件中包含兩個工具LineSim和BoardSim。LineSim用在布線設(shè)計前約束布線和各層的參數(shù)、設(shè)置時鐘的布線拓?fù)浣Y(jié)構(gòu)、選擇元器件的速率、診斷信號完整性,并盡量避免電磁輻射及串?dāng)_等問題。BoardSim用于布線以后快速地分析設(shè)計中的信
          • 關(guān)鍵字: 數(shù)字電路  PCB  
          共8364條 151/558 |‹ « 149 150 151 152 153 154 155 156 157 158 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();