fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
混合信號FPGA實現(xiàn)真正單芯片SOC

- 要實現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產(chǎn)權(quán)的保護(hù)。如果一項設(shè)計功能的精髓能夠深植于單一芯片上,將會大大增加第三方取得這項設(shè)計的困難度。 單芯片系統(tǒng)對嵌入式系統(tǒng)設(shè)計師來說,往往會隨著其面對的不同的系統(tǒng)設(shè)計而各有不同。例如,在龐大的娛樂或通信消費產(chǎn)品市場中,SoC意味著一顆具有數(shù)百萬邏輯門的集成電路(IC),其中包含許多大型定制邏輯模塊,并有將芯片的數(shù)字處
- 關(guān)鍵字: FPGA SOC
Mentor Graphics 宣布推出旨在提升測試平臺效率的 EZ-VIP 包
- Mentor Graphics公司今天宣布即時推出 EZ-VIP 效率包。該效率包面向使用 Questa® Verification IP (QVIP) 的 ASIC 和 FPGA 驗證團(tuán)隊,可將創(chuàng)建、實例化、配置和連接 QVIP 測試平臺的時間縮短 5 倍以上,從而顯著提高效率。這就意味著,驗證團(tuán)隊可以將更多的時間花在 QVIP 上,以驗證他們的設(shè)計在功能上是否正確。 EZ-VIP 包由 QVIP 配置軟件、一個 VIP 調(diào)通服務(wù)包和一個全新的 EZ-VIP API 組成。其中,QVI
- 關(guān)鍵字: Mentor Graphics FPGA
【從零開始走進(jìn)FPGA】 玩轉(zhuǎn)VGA

- 一、VGA的誘惑 首先,VGA的驅(qū)動,這事,一般的單片機(jī)是辦不到的;由于FPGA的速度,以及并行的優(yōu)勢,加上可現(xiàn)場配置的優(yōu)勢,VGA的配置,只有俺們FPGA可以勝任,也只有FPGA可以隨心所欲地配置(當(dāng)然ARM也可以,應(yīng)用比較高吧)。 初學(xué)者就是喜歡看炫的效果,往往會忍不住想玩。尤其玩FPGA的,沒玩VGA就感到跟單片機(jī)沒啥提升,因此VGA的驅(qū)動也不得不講。Bingo當(dāng)年也是如此。擋不住VGA的誘惑,初學(xué)者問Bingo VGA問題的人也是灰常的多,也許一般教科書理論太強(qiáng),實際應(yīng)用不是很身后
- 關(guān)鍵字: VGA FPGA
中國PCB產(chǎn)業(yè)“大而不強(qiáng)”困境如何破?
- 這兩年,受全球經(jīng)濟(jì)變化多端的影響,全球印制板2013年度增幅“基本持平”(CPCA)、“增長非常緩慢”,“增幅僅0.9%”(Prismark)。2014年度,全球PCB“持續(xù)仍有增長,實在是不太容易”、“同比增幅2.3%”(Prismark)。 但是,中國PCB行業(yè)一直在穩(wěn)步發(fā)展,在全球PCB領(lǐng)域影響越來越大。2014年,中國PCB產(chǎn)值占全球比例從上年(2013)的43.8%增
- 關(guān)鍵字: PCB
Altera宣布Stratix 10的創(chuàng)新全面刷新高端FPGA和SoC業(yè)界性能指標(biāo)記錄
- Altera公司今天發(fā)布其Stratix® 10 FPGA和SoC體系結(jié)構(gòu)和產(chǎn)品細(xì)節(jié),這一下一代高端可編程邏輯器件在性能、集成度、密度和安全特性方面實現(xiàn)全面突破,勢必將云時代的網(wǎng)絡(luò)通信技術(shù)推向又一個巔峰。 Stratix 10 FPGA和SoC采用了Altera革命性的HyperFlex™ FPGA架構(gòu),由Intel® 14 nm三柵極工藝技術(shù)制造,內(nèi)核性能是前一代FPGA的2倍。業(yè)界性能最好、密度最高、具有先進(jìn)的嵌入式處理功能的FPGA與GPU級別浮點計算性能和異構(gòu)
- 關(guān)鍵字: Altera FPGA
FPGA開發(fā)外設(shè)子板模塊電路設(shè)計詳解

- FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。FPGA的開發(fā)相對于傳統(tǒng)PC、單片機(jī)的開發(fā)有很大不同。FPGA以并行運(yùn)算為主,以硬件描述語言來實現(xiàn);相比于PC或單片機(jī)(無論是馮諾依曼結(jié)構(gòu)還是哈佛結(jié)構(gòu))的順序操作有很大區(qū)別,也造成了FPGA開發(fā)入門較難。目前國內(nèi)有專
- 關(guān)鍵字: FPGA A/D
基于FPGA的915MHz射頻讀卡器設(shè)計

- 射頻識別(RFID)技術(shù)是一種非接觸式的自動識別技術(shù),通過射頻信號自動識別目標(biāo)對象并獲取相關(guān)信息。通常RFID系統(tǒng)主要由應(yīng)用軟件、射頻卡以及讀卡器三部分構(gòu)成[1]。相對于低頻段的RFID系統(tǒng),工作在860 MHz~960 MHz的超高頻段(UHF)RFID系統(tǒng)有著讀取距離遠(yuǎn)、閱讀速度快等優(yōu)點,是目前國際上RFID技術(shù)發(fā)展的熱點[2]。讀卡器的設(shè)計是RFID系統(tǒng)設(shè)計中的關(guān)鍵部分,設(shè)計方案有很多種。FPGA[3]具有開發(fā)簡單、靜態(tài)可重復(fù)編程和動態(tài)在線編程的特點,已經(jīng)成為當(dāng)今應(yīng)用最廣泛的可編程專用集成電路。
- 關(guān)鍵字: FPGA 讀卡器
FPGA的系統(tǒng)架構(gòu)組成和器件互聯(lián)問題
- 通常來講,“一個好漢三個幫”,一個完整的嵌入式系統(tǒng)中由單獨一個FPGA使用的情況較少。通常由多個器件組合完成,例如由一個FPGA+CPU來構(gòu)成。通常為一個FPGA+ARM,ARM負(fù)責(zé)軟件配置管理,界面輸入外設(shè)操作等操作,F(xiàn)PGA負(fù)責(zé)大數(shù)據(jù)量運(yùn)算,可以看做CPU的專用協(xié)處理器來使用,也常會用于擴(kuò)展外部接口。常用的有ARM+FPGA,DSP+FPGA,或者網(wǎng)絡(luò)處理器+FPGA等種種架構(gòu)形式,這些架構(gòu)形式構(gòu)成整個高速嵌入式設(shè)備的處理形態(tài)。 不得不說的是,隨著技術(shù)的進(jìn)步,現(xiàn)在CP
- 關(guān)鍵字: ARM FPGA
電路也是路,看得懂的PCB布線

- PCB設(shè)計,在不少人眼中是體力活,然而一直以來,一個方案的前期,我都是親自布局布線,只有到了定型之后的一些修改才交給同事負(fù)責(zé),但也會一一跟他們講解為什么要這樣布線。同事設(shè)計的PCB板,我也經(jīng)常點評一番,指出缺失的地方,這樣同事在PCB設(shè)計上都有較大的提高。 年前同事負(fù)責(zé)布的一塊步進(jìn)電機(jī)驅(qū)動板,性能指標(biāo)老是達(dá)不到文檔提到的性能,雖然能用,大電流丟步,高速上不去,波形差,在深入分析之后發(fā)現(xiàn)違背了一些PCB布線的基本原則,修改之后性能就非常好,這讓我再一次的感受到PCB布線的重要性,尤其是我們經(jīng)常做大
- 關(guān)鍵字: PCB
搭積木式的產(chǎn)品開發(fā),創(chuàng)客者的福音

- 摘要: 積木式結(jié)構(gòu):建筑用的積木式組件(預(yù)制件)是構(gòu)成整座建筑物質(zhì)單元,它按標(biāo)準(zhǔn)規(guī)格成批制造,可降低造價,并便于設(shè)計和施工。施工時,就像搭積木玩具一樣,將預(yù)制件組裝在相應(yīng)的位置上。產(chǎn)品開發(fā)也可以像搭積木玩具一樣,你知道嗎? 第一座完全采用積木式結(jié)構(gòu)、并大量使用預(yù)制件的大型建筑,是1851年為倫敦“萬國”博覽會建造的“水晶宮”,它是由原德溫公爵的園丁領(lǐng)班帕克斯頓主持設(shè)計建造的。 圖1 “積木式&rd
- 關(guān)鍵字: PCB
從數(shù)字PWM信號獲得準(zhǔn)確、快速穩(wěn)定的模擬電壓

- 引言 脈寬調(diào)制(PWM)是從微控制器或FPGA等數(shù)字器件產(chǎn)生模擬電壓的一種常用方法。大多數(shù)微控制器都具有內(nèi)置的專用PWM產(chǎn)生外設(shè),而且其僅需幾行RTL代碼即可從FPGA產(chǎn)生一個PWM信號。如果模擬信號的性能要求不是太嚴(yán)格,那么這就是一種簡單和實用的方法,因為它只需要一個輸出引腳,而且與具有一個SPI或I2C接口的數(shù)模轉(zhuǎn)換器(DAC)相比,其代碼開銷是非常低。圖1示出了一款典型應(yīng)用,其采用一個經(jīng)濾波的數(shù)字輸出引腳來產(chǎn)生一個模擬電壓。 該方案的諸多不足之處您不必深究就能發(fā)現(xiàn)。理想情況下,一個1
- 關(guān)鍵字: PWM FPGA
FPGA和DDS在信號源中的應(yīng)用

- 1引言 DDS同DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點,廣泛使用在電信與電子儀器領(lǐng)域,是實現(xiàn)設(shè)備全數(shù)字化的一個關(guān)鍵技術(shù)。在各行各業(yè)的測試應(yīng)用中,信號源扮演著極為重要的作用。但信號源具有許多不同的類型,不同類型的信號源在功能和特性上各不相同,分別適用于許多不同的應(yīng)用。目前,最常見的信號源類型包括任意波形發(fā)生器,函數(shù)發(fā)
- 關(guān)鍵字: FPGA DDS
基于FPGA的光纖陀螺儀模擬表頭及其測試系統(tǒng)

- 光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測出隨光纖環(huán)的轉(zhuǎn)動而產(chǎn)生的兩路超輻射光束之間的相位差,由此計算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個部分組成。伺服于表頭的調(diào)制解調(diào)電路根據(jù)輸進(jìn)的電信號,經(jīng)過相應(yīng)的變換后形成反饋信號送至表頭的相位調(diào)制器中。在實際的應(yīng)用過程中,相應(yīng)的調(diào)制解調(diào)電路應(yīng)該根據(jù)溫度、振動等情況做出相應(yīng)的改變,才能最大限度地保證陀螺的精度要求。本文設(shè)計了一種基于FPGA的測試系統(tǒng),模擬光纖陀螺儀的表頭,并檢測調(diào)制
- 關(guān)鍵字: FPGA 陀螺儀
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
