EEPW首頁(yè) >>
主題列表 >>
cadence reality
cadence reality 文章 進(jìn)入cadence reality技術(shù)社區(qū)
Cadence宣布收購(gòu)Tensilica
- ? · Tensilica公司的數(shù)據(jù)平面處理單元(DPUs)與Cadence公司的設(shè)計(jì)IP相結(jié)合,將為移動(dòng)無(wú)線、網(wǎng)絡(luò)基礎(chǔ)設(shè)施、汽車(chē)信息娛樂(lè)和家庭應(yīng)用等各方面提供更優(yōu)化的IP解決方案。 · 作為業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)的補(bǔ)充,Tensilica公司的IP提供了應(yīng)用優(yōu)化的子系統(tǒng),以提高產(chǎn)品的辨識(shí)度和更快地進(jìn)入市場(chǎng)。 · 全球持有Tensilica公司IP授權(quán)許可的公司超過(guò)200個(gè),包括系統(tǒng)OEM制造商及世界前10大半導(dǎo)體公司中的7家。Tensilic
- 關(guān)鍵字: Cadence Tensilica 嵌入式
GLOBALFOUNDRIES與三星支持最新Cadence Virtuoso先進(jìn)節(jié)點(diǎn)
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司 (NASDAQ: CDNS),日前宣布其兩家主要晶圓代工廠合作伙伴--三星晶圓廠與GLOBALFOUNDRIES已經(jīng)支持最新Cadence面向20與14納米先進(jìn)節(jié)點(diǎn)設(shè)計(jì)的定制/模擬技術(shù)。兩家晶圓廠正在為新推出的Cadence Virtuoso先進(jìn)節(jié)點(diǎn)提供基于SKILL的工藝設(shè)計(jì)工具包(PDK)。
- 關(guān)鍵字: Cadence 三星 晶圓
Cadence與GLOBALFOUNDRIES合作推動(dòng)20納米生產(chǎn)工藝的定制/模擬與數(shù)字設(shè)計(jì)
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),日前宣布GLOBALFOUNDRIES已經(jīng)認(rèn)證關(guān)鍵的Cadence技術(shù),用于其20納米LPM技術(shù)的定制/模擬、數(shù)字和混合信號(hào)設(shè)計(jì)、實(shí)現(xiàn)和驗(yàn)證。驗(yàn)證涵蓋了Virtuoso和Encounter平臺(tái),包括業(yè)界標(biāo)準(zhǔn)的SKILL工藝設(shè)計(jì)工具包(PDK)。
- 關(guān)鍵字: Cadence 20納米 LPM
Cadence協(xié)議收購(gòu)Cosmic Circuits,擴(kuò)張IP業(yè)務(wù)
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計(jì)系統(tǒng)公司(納斯達(dá)克:CDNS),日前宣布協(xié)議收購(gòu)Cosmic Circuits 私人有限公司,這是一家領(lǐng)先的以模擬和混合信號(hào)IP為核心的公司。Cosmic Circuits提供在40nm和28nm工藝節(jié)點(diǎn)上經(jīng)過(guò)硅驗(yàn)證的接口類(lèi)及先進(jìn)的混合信號(hào)IP解決方案,20nm和FinFET的產(chǎn)品正在開(kāi)發(fā)中。
- 關(guān)鍵字: Cadence Cosmic 混合信號(hào)
新版Cadence Incisive平臺(tái)可將SoC驗(yàn)證效率提升一倍
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),日前公布了一個(gè)新版的尖端功能驗(yàn)證平臺(tái)與方法學(xué),擁有全套最新增強(qiáng)功能,與之前發(fā)布的版本相比,可將SoC驗(yàn)證效率提高一倍。Incisive ?12.2提供了兩倍性能,全新Incisive調(diào)試分析器產(chǎn)品,全新低功耗建模,以及當(dāng)今復(fù)雜IP與SoC高效驗(yàn)證所需的數(shù)百種其他功能。
- 關(guān)鍵字: Cadence Incisive SoC
Cadence:做大,更要做強(qiáng)

- 收購(gòu)是做大的一種途徑。EDA工具業(yè)給人的印象是三大公司稱(chēng)雄,并購(gòu)案時(shí)有發(fā)生。并購(gòu)使大者恒大,資本、技術(shù)密集。例如Cadence一直在陸續(xù)收購(gòu)。Cadence在埋頭把核心技術(shù)和客戶(hù)服務(wù)搞好后,有了充足的盈利就考慮收購(gòu)公司,以給股東帶來(lái)更大的回報(bào)。
- 關(guān)鍵字: Cadence 設(shè)計(jì) EDA
Cadence推出首款以太網(wǎng)汽車(chē)連接性的設(shè)計(jì)IP和驗(yàn)證IP
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計(jì)系統(tǒng)公司 (NASDAQ:CDNS) 日前宣布將很快推出業(yè)界首款用于最新的汽車(chē)以太網(wǎng)控制器的 汽車(chē)以太網(wǎng)設(shè)計(jì) IP 和 驗(yàn)證 IP (VIP)。 基于標(biāo)準(zhǔn)的設(shè)計(jì) IP 和 VIP 支持由 OPEN Alliance Special Interest Group (SIG) 定義的最新汽車(chē)以太網(wǎng)擴(kuò)展。
- 關(guān)鍵字: Cadence 以太網(wǎng)
Cadence試產(chǎn)14nm測(cè)試芯片
- 近日,Cadence宣布,運(yùn)用IBM FinFET制程技術(shù)所設(shè)計(jì)的 ARM Cortex-M0 處理器14nm測(cè)試晶片已投入試產(chǎn)。成功投產(chǎn)14nmSOI FinFET 技術(shù)歸功于三家廠商攜手建立的生態(tài)體系,在以 FinFET 為基礎(chǔ)的 14nm設(shè)計(jì)流程中,克服從設(shè)計(jì)到制造的各種新挑戰(zhàn)。 14nm生態(tài)系統(tǒng)與晶片是ARM、Cadence與IBM合作在14nm以上的先進(jìn)制程開(kāi)發(fā)系統(tǒng)晶片(SoCs)之多年期協(xié)議的重大里程碑。運(yùn)用FinFET技術(shù)的14nm設(shè)計(jì)SoC實(shí)現(xiàn)了大幅減少耗電的承諾。 &ld
- 關(guān)鍵字: Cadence 芯片 處理器
Cadence宣布使用ARM和IBM工藝技術(shù)流片14納米測(cè)試芯片
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),日前宣布流片了一款14納米測(cè)試芯片,使用IBM的FinFET工藝技術(shù)設(shè)計(jì)實(shí)現(xiàn)了一顆ARM Cortex-M0處理器。這次成功流片是三家技術(shù)領(lǐng)先企業(yè)緊密合作的結(jié)果,他們一起建立了一個(gè)產(chǎn)品體系,解決基于14納米FinFET的設(shè)計(jì)流程中內(nèi)在的從設(shè)計(jì)到生產(chǎn)的過(guò)程中出現(xiàn)的新挑戰(zhàn)。
- 關(guān)鍵字: Cadence IBM ARM 芯片
Cortex-A50的希望:14nm ARM成功流片

- 電子設(shè)計(jì)企業(yè)Cadence Design Systems, Inc.今天宣布,借助IBM FinFET晶體管技術(shù),已經(jīng)成功流片了14nm工藝的ARM Cortex-M0處理器試驗(yàn)芯片。 ? Cadence、ARM、IBM三者之間已經(jīng)達(dá)成了多年的合作協(xié)議 Cadence、ARM、IBM三者之間已經(jīng)達(dá)成了多年的合作協(xié)議,共同開(kāi)發(fā)14nm以及更先進(jìn)的半導(dǎo)體工藝,14nm芯片和生態(tài)系統(tǒng)就是三方合作的一個(gè)重要里程碑。 這次的試驗(yàn)芯片主要是用來(lái)對(duì)14nm工藝設(shè)計(jì)IP的
- 關(guān)鍵字: Cadence 芯片 FinFET
cadence reality介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cadence reality!
歡迎您創(chuàng)建該詞條,闡述對(duì)cadence reality的理解,并與今后在此搜索cadence reality的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cadence reality的理解,并與今后在此搜索cadence reality的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
