<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> vhdl-cpld

          I2C串行總線協(xié)議的VHDL實現(xiàn)

          • 分析了I2C串行總線的數(shù)據(jù)傳輸機制,用VHDL設(shè)計了串行總線控制電路,其中包括微處理器接口電路和I2C總線接口電路。采用ModelSim Plus 6.0 SE軟件進行了前仿真和調(diào)試,并在Xilinx ISE 7.1i開發(fā)環(huán)境下進行了綜合、后仿真和CPLD器件下載測試。 結(jié)果表明實現(xiàn)了I2C串行總線協(xié)議的要求。
          • 關(guān)鍵字: I2C總線控制  VHDL  仲裁  

          基于FPGA的QPSK調(diào)制解調(diào)的系統(tǒng)仿真

          • 本文針對傳統(tǒng)的四相移鍵控(QPSK)的調(diào)制解調(diào)方式提出一種基于高速硬件描述語言(VHDL)的數(shù)字式QPSK調(diào)制解調(diào)模型。這種新模型便于在目標(biāo)芯片F(xiàn)PGA/CPLD上實現(xiàn)QPSK調(diào)制解調(diào)功能。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實現(xiàn)了QPSK調(diào)制解調(diào)電路。并給出了可編程邏輯器件FPGA的最新一代集成設(shè)計環(huán)境QuartusⅡ進行系統(tǒng)仿真的仿真結(jié)果。
          • 關(guān)鍵字: 四相移鍵控  VHDL  調(diào)制解調(diào)模型  

          VHDL設(shè)計電路優(yōu)化問題

          • 近年來,隨著集成電路技術(shù)和EDA技術(shù)的不斷發(fā)展,集設(shè)計、模擬、綜合和測試功能為一體的VHDL語言,已作為IEEE標(biāo)準(zhǔn)化的硬件描述語言。因此,對VHDL設(shè)計中簡化電路結(jié)構(gòu),優(yōu)化電路設(shè)計的問題進行深入探討,很有必要。
          • 關(guān)鍵字: 電路優(yōu)化  VHDL  硬件描述  

          基于VHDL+FPGA的自動售貨機控制模塊的設(shè)計與實現(xiàn)

          • EDA技術(shù)是以計算機為工具完成數(shù)字系統(tǒng)的邏輯綜合、布局布線和設(shè)計仿真等工作。電路設(shè)計者只需要完成對系統(tǒng)功能的描述,就可以由計算機軟件進行系統(tǒng)處理,最后得到設(shè)計結(jié)果,并且修改設(shè)計方案如同修改軟件一樣方便。
          • 關(guān)鍵字: VHDL  EDA  FPGA  

          基于FPGA的VHDL語言電路優(yōu)化設(shè)計

          • 在VHDL語言電路優(yōu)化設(shè)計當(dāng)中,優(yōu)化問題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內(nèi)資源實現(xiàn)更多電路功能;速度優(yōu)化是指設(shè)計系統(tǒng)滿足一定的速度要求。
          • 關(guān)鍵字: 電路優(yōu)化設(shè)計  VHDL  FPGA  

          基于CPLD的GPIB控制器

          • GPIB控制器芯片是組建自動測試系統(tǒng)的核心,在測試領(lǐng)域應(yīng)用廣泛。本文擬討論用ALTERA公司的低成本 CPLD 來實現(xiàn) GPIB 控制器的功能。GPIB 控制器芯片的硬件設(shè)計主 要分為狀態(tài)機的實現(xiàn)、數(shù)據(jù)通道和微處理接口的設(shè)計。本文重點介紹了各個模塊的實現(xiàn)原理。
          • 關(guān)鍵字: GPIB控制器  自動測試系統(tǒng)  CPLD  

          基于FPGA的串行通信控制系統(tǒng)的設(shè)計

          • 在Altera Cyclone II平臺上采用“自頂向下”的模塊化設(shè)計思想及VHDL硬件描述語言,設(shè)計了串行通信控制系統(tǒng)。在Quartus II軟件上編譯、仿真后下載到FPGA芯片EP2C5Q208上,進行在線編程調(diào)試,實現(xiàn)了串行通信控制功能。基于FPGA的系統(tǒng)設(shè)計調(diào)試維護方便、可靠性高,而且設(shè)計具有靈活性,可以方便地進行擴展和移植。
          • 關(guān)鍵字: 模塊化設(shè)計  串行通信控制系統(tǒng)  VHDL  

          TPC碼譯碼器硬件仿真的優(yōu)化設(shè)計

          • 介紹一種TPC碼迭代譯碼器的硬件設(shè)計方案,基于軟判決譯碼規(guī)則,采用完全并行規(guī)整的譯碼結(jié)構(gòu),使用VHDL硬件描述語言,實現(xiàn)了碼率為1/2的(8,4)二維乘積碼迭代譯碼器,并特別通過硬件測試激勵來實時測量所設(shè)計迭代譯碼器的誤碼率情況,提出了優(yōu)化設(shè)計方案,和傳統(tǒng)的硬件仿真方法相比大大提高了仿真效率。仿真結(jié)果證明該譯碼器有很大的實用性和靈活性。
          • 關(guān)鍵字: TPC碼迭代譯碼器  VHDL  軟判決譯碼規(guī)則  

          利用P89C669的23b的線性地址并采用CPLD外部擴展

          • 如果能充分利用P89C669的豐富的線性地址資源,將能大大增強系統(tǒng)能力。在一個嵌入式系統(tǒng)開發(fā)中,筆者采用ALTERA公司的CPLD芯片EPM7032利用這款單片機的線性地址擴展了豐富的外部設(shè)備資源。
          • 關(guān)鍵字: 線性地址  存儲器擴展  CPLD  

          VHDL設(shè)計中電路優(yōu)化問題

          • VHDL設(shè)計是行為級設(shè)計,所帶來的問題是設(shè)計者的設(shè)計思考與電路結(jié)構(gòu)相脫節(jié)。實際設(shè)計過程中,由于每個工程師對語言規(guī)則和電路行為的理解程度不同,每個人的編程風(fēng)格各異,往往同樣的系統(tǒng)功能,描述的方式不一,綜合出來的電路結(jié)構(gòu)更是大相徑庭。即使最終綜合出的電路都能實現(xiàn)相同的邏輯功能,但其電路的復(fù)雜程度和時延特性差別很大,甚至某些臃腫的電路還會產(chǎn)生難以預(yù)料的問題。因此,對VHDL設(shè)計中簡化電路結(jié)構(gòu),優(yōu)化電路設(shè)計的問題進行深入探討,很有必要。
          • 關(guān)鍵字: 行為級設(shè)計  VHDL  邏輯資源  

          基于VHDL的旋轉(zhuǎn)編碼器接口電路的實現(xiàn)

          • 用VHDL語言設(shè)計的增量式旋轉(zhuǎn)編碼器接口電路,實現(xiàn)了四倍頻、雙向計數(shù)的功能以及與單片機的接口。給出了在MAX Plus II環(huán)境下的VHDL源代碼和時序仿真結(jié)果。本設(shè)計在角度測量、位移測量和高度測量等方面有廣泛的應(yīng)用價值。
          • 關(guān)鍵字: 旋轉(zhuǎn)編碼器  VHDL  時序仿真  

          基于CPLD的雷達(dá)仿真信號的設(shè)計

          • 雷達(dá)信號的仿真是測試系統(tǒng)中必不可少的。但采用函數(shù)/任意波發(fā)生器組成測試系統(tǒng),不僅增加系統(tǒng)成本,而且還給系統(tǒng)軟件設(shè)計增加不必要的負(fù)擔(dān)。為此,提出了一種基于CPLD的雷達(dá)仿真信號的實現(xiàn)方案,它能為機載雷達(dá)測試系統(tǒng)提供所需的多種典型的重頻脈沖及制導(dǎo)信號。
          • 關(guān)鍵字: 雷達(dá)信號  任意波發(fā)生器  CPLD  

          同步數(shù)字復(fù)接的設(shè)計及其FPGA技術(shù)實現(xiàn)

          • 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對同步數(shù)字復(fù)接各組成模塊進行了設(shè)計,并在ISE集成環(huán)境下進行了設(shè)計描述、綜合、布局布線及時序仿真,取得了正確的設(shè)計結(jié)果,同時利用中小容量的FPGA實現(xiàn)了同步數(shù)字復(fù)接功能。
          • 關(guān)鍵字: 同步數(shù)字復(fù)接  VHDL  FPGA  

          VHDL語言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用方案

          • 將VHDL與醫(yī)學(xué)相結(jié)合,勢必成為電子自動化設(shè)計(EDA)一個全新的研究方向,本文主要研究將EDA通過VHDL應(yīng)用于醫(yī)學(xué),以對脈搏的測量為例,以實現(xiàn)數(shù)字系統(tǒng)對人體多種生理活動及生理反應(yīng)的直觀精確測量。
          • 關(guān)鍵字: EDA技術(shù)  VHDL  系統(tǒng)級描述  

          基于單片機及CPLD的B超VGA檢測工裝設(shè)計

          • 由于B超中為了增強圖像分辨率,通道都比較多,大多是16、24、48、64甚至更多通道。這些通道電子元器件完全一樣,要求各通道的一致性要好,在裝整機前,最好有測試手段和方法,對所有通道能進行測試,以去除器件本身和焊接電路板中出現(xiàn)的問題,基于此目的,本人設(shè)計了B超檢測工裝。
          • 關(guān)鍵字: B超檢測工裝  圖像分辨率  CPLD  
          共994條 8/67 |‹ « 6 7 8 9 10 11 12 13 14 15 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();