<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> vhdl-ams

          基于VHDL的4PSK的設(shè)計與實現(xiàn)

          • 1 引言
            實際通信中的許多信道都不能直接傳送基帶信號,必須使用基帶信號控制載波波形的某些參量,使得這些參量隨基帶信號的變化而變化,即正弦載波調(diào)制。數(shù)字通信系統(tǒng)有二進制數(shù)字調(diào)制和多進制調(diào)制兩種方式。而
          • 關(guān)鍵字: 實現(xiàn)  設(shè)計  4PSK  VHDL  基于  VHDL,4PSK,調(diào)制,解調(diào)  

          基于Max+Plus II和VHDL的電子密碼鎖設(shè)計

          • 近年來,隨著生活水平的不斷改善,個人財富日益增長,人們對安全防盜的要求也逐漸提高。安全可靠、使用方便的電子密碼鎖成了人們防盜的首選。以Max +PlusⅡ(Multiple Array Matrix and ProgrammingLogic User 
          • 關(guān)鍵字: Plus  VHDL  Max  電子密碼鎖    

          ChipDesign ISE 11 設(shè)計工具視點

          •   作為一個負(fù)責(zé)FPGA 企業(yè)市場營銷團隊工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計領(lǐng)域的獨創(chuàng)性,F(xiàn)PGA 正不斷實現(xiàn)其支持片上系統(tǒng)設(shè)計的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA 在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應(yīng)用領(lǐng)域甚至還可用作完整的片上系統(tǒng)。   因此,在摩爾定律的作用下,F(xiàn)PGA 產(chǎn)業(yè)的門數(shù)量不斷增加,性能與專門功能逐漸加強,使得 FPGA 在電子系統(tǒng)領(lǐng)域能夠取代此前只有 ASIC 和 ASSP 才能發(fā)揮的作用。不過,說到底,F(xiàn)
          • 關(guān)鍵字: xilinx  FPGA  VHDL  Verilog  

          基于VHDL的多功能可變模計數(shù)器設(shè)計方案

          • 0引言隨著電子技術(shù)、計算機技術(shù)和EDA技術(shù)的不斷發(fā)展,利用FPGA/CPLD進行數(shù)字系統(tǒng)的開發(fā)已被廣泛應(yīng)...
          • 關(guān)鍵字: VHDL  CPLD  可變模計數(shù)器  

          用CPLD器件及VHDL語言實現(xiàn)電梯控制系統(tǒng)

          • 1引言隨著社會的發(fā)展。使用電梯越來越普遍,已從原來只在商業(yè)大廈、賓館過渡到在辦公室、居民樓等...
          • 關(guān)鍵字: CPLD  VHDL  電梯控制系統(tǒng)  

          基于VHDL的多功能可變模計數(shù)器設(shè)計

          • 可變模計數(shù)器作為一種基本數(shù)字電路模塊,在各種數(shù)字系統(tǒng)中應(yīng)用廣泛。在對現(xiàn)有的可變模計數(shù)器的研究基礎(chǔ)上,在QuartusⅡ開發(fā)環(huán)境中,用VHDL語言設(shè)計一種功能更加強大的可變模計數(shù)器,它具有清零、置數(shù)、使能控制、可逆計數(shù)和可變模等功能,并且對傳統(tǒng)的可變模計數(shù)器的計數(shù)失控問題進行研究,最終設(shè)計出一種沒有計數(shù)失控缺陷的可變模計數(shù)器,并以ACEX1K系列EP1K30QC208芯片為硬件環(huán)境.驗證了其各項設(shè)計功能。結(jié)果表明該設(shè)計正確,功能完整,運行穩(wěn)定。
          • 關(guān)鍵字: VHDL  多功能    計數(shù)器    

          利用矢量旋轉(zhuǎn)求解平方根的算法及其FPGA實現(xiàn)*

          • 本文提出了一種基于矢量旋轉(zhuǎn)求三角函數(shù)進而求得任意數(shù)平方根的算法,并用VHDL語言在Altera EP2S60開發(fā)板上加以驗證,本算法相比其他傳統(tǒng)開平方算法具有更高的性能。
          • 關(guān)鍵字: VHDL  FPGA  三角函數(shù)  開平方  矢量旋轉(zhuǎn)  EDA  200908  

          用VHDL設(shè)計專用串行通信芯片

          • 一種專用串行同步通信芯片(該芯片內(nèi)部結(jié)構(gòu)和操作方式以INS8250為參考)的VHDL設(shè)計及CPLD實現(xiàn),著重介紹了用VHDL及CPLD設(shè)計專用通信芯片的開發(fā)流程、實現(xiàn)難點及應(yīng)注意的問題。
          • 關(guān)鍵字: 通信  芯片  串行  專用  設(shè)計  VHDL  轉(zhuǎn)換器  

          首屆中國開源IP核標(biāo)準(zhǔn)化設(shè)計競賽啟動

          •   在工信部電子信息司的指導(dǎo)下,工業(yè)和信息化部軟件與集成電路促進中心(CSIP )聯(lián)合集成電路IP核標(biāo)準(zhǔn)工作組,現(xiàn)面向全國集成電路設(shè)計企業(yè)工程師、科研院所及高校師生,舉辦2009年“首屆中國開源IP核標(biāo)準(zhǔn)化設(shè)計競賽”,競賽報名工作已于6月3日啟動。報名及詳情咨詢可登錄競賽官方網(wǎng)站 http://www.ipmall.org.cn了解。據(jù)悉本次競賽獲獎?wù)呖煞謩e獲得現(xiàn)金1萬元、5千元等獎勵,針對學(xué)生參賽者有機會獲得到IBM中國芯片設(shè)計中心實習(xí)的機會!   參賽者可以個人或團隊(不高于
          • 關(guān)鍵字: CSIP  VHDL  Verilog  

          基于VHDL的XRD44L60驅(qū)動時序設(shè)計

          •   1 引言  電荷耦合器件(Charge Coupled Devices,簡稱CCD)是一種光電轉(zhuǎn)換式圖像傳感器。它利用光電轉(zhuǎn)換原理將圖像信息直接轉(zhuǎn)換成電信號,實現(xiàn)非電量測量。由于CCD的輸出信號是負(fù)極性的離散模擬信號,并且混雜有
          • 關(guān)鍵字: 時序  設(shè)計  驅(qū)動  XRD44L60  VHDL  基于  

          基于VHDL三層電梯控制器的設(shè)計

          • 0 引言
            電梯控制器是控制電梯按顧客要求自動上下的裝置。本文采用VHDL語言來設(shè)計實用三層電梯控制器,其代碼具有良好的可讀性和易理解性,源程序經(jīng)A1tera公司的MAX+plus II軟件仿真,目標(biāo)器件選用CPLD器件。通過
          • 關(guān)鍵字: VHDL  三層電梯  控制器    

          PLD與AVR總線通信接口VHDL設(shè)計與實現(xiàn)

          • 1、引言
              嵌入式系統(tǒng)在日常生活中的大量使用,人們也對其性能和速度提出了更高的要求。微控制器和可編程邏輯器件的結(jié)合,更能充分發(fā)揮嵌入式系統(tǒng)的優(yōu)勢。本文設(shè)計和實現(xiàn)的微控制器與可編程邏輯器件之間總線讀寫
          • 關(guān)鍵字: VHDL  PLD  AVR  總線通信    

          VHDL實現(xiàn)PCM碼解調(diào)程序模塊設(shè)計

          • 1 引言  脈沖編碼調(diào)制(Pulse Code Modulation,簡稱PCM)是一種概念簡單、理論完善的編碼系統(tǒng),其最大特征是把連續(xù)的輸入信號變換成在時間和振幅上都是離散量,然后再變換為代碼傳輸。信息為數(shù)字信號,在遠距離再生
          • 關(guān)鍵字: VHDL  PCM  解調(diào)  程序    

          基于單片機、EDA技術(shù)的波形發(fā)生器的設(shè)計

          •  該波形發(fā)生器以單片機(MCS8031)為中心控制單元,由鍵盤輸入模塊、數(shù)碼管顯示模塊、D/A波形發(fā)生模塊、幅值調(diào)整模塊組成。采用DDFS技術(shù),先將要求的波形數(shù)據(jù)存儲于EEPROM中,這樣可以保證掉電以后波形數(shù)據(jù)不丟失?!?/li>
          • 關(guān)鍵字: 發(fā)生器  設(shè)計  波形  技術(shù)  單片機  EDA  基于  單片機  EDA技  DDFS  波形發(fā)生  FPGA  VHDL  

          計算機EPP控制CPLD顯示點陣漢字的實現(xiàn)

          • 1 引言隨著人們生活節(jié)奏的加快,越來越多的場合需要使用電子手段動態(tài)發(fā)布信息,其中應(yīng)用非常廣泛的一種方法就是LED點陣顯示。傳統(tǒng)的點陣漢字顯示通常采用單片機作為控制核心,結(jié)合存儲器、邏輯電路和LED點陣來
          • 關(guān)鍵字: 點陣  漢字  實現(xiàn)  顯示  CPLD  EPP  控制  計算機  EDA  EPP  CPLD  VHDL  漢字點陣  
          共328條 19/22 |‹ « 13 14 15 16 17 18 19 20 21 22 »

          vhdl-ams介紹

            即IEEE 1076.1標(biāo)準(zhǔn)。   VHDL-AMS是VHDL的一個分支,它支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。   http://www.eda.org/vhdl-ams/   Verilog-AMS與之類似。支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。   http://www.eda.org/verilog-ams/   The VHDL-AMS language [ 查看詳細 ]

          熱門主題

          VHDL-AMS    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();