<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> xilinx fpga

          基于VHDL的感應加熱電源數(shù)字移相觸發(fā)器設計

          • 用數(shù)字觸發(fā)器的設計思想設計其硬件結構并對軟件算法進行了改進。改進后的數(shù)字移相觸發(fā)器簡單可靠,產(chǎn)生脈沖的對稱性好,抗干擾能力強,能夠保證捕獲到每一個換相區(qū)并及時觸發(fā)。
          • 關鍵字: 鎖相環(huán)倍頻  脈沖觸發(fā)模塊  FPGA  

          基于FPGA的脈沖重復頻率(PRF)跟蹤器的設計

          • 本文利用FPGA資源豐富?易于編程的特點設計了純硬方式的脈沖重復頻率跟蹤器,實現(xiàn)了在密集信號環(huán)境下的信號跟蹤,并且將多路并行的跟蹤器集成在一片F(xiàn)PGA中,簡化了系統(tǒng)結構,縮小了體積?
          • 關鍵字: 多路脈沖重復頻率跟蹤器  關聯(lián)比較器  FPGA  

          FPGA在航空電子系統(tǒng)中的設計應用

          • 由于競爭的壓力和對飛機性能無止境的追求,航空電子從簡單、獨立的設備發(fā)展到如今以每秒百萬位乃至更快的速度交換信息的高級智能系統(tǒng)網(wǎng)絡。這也帶來了必須克服的許多設計問題。
          • 關鍵字: 高級智能系統(tǒng)網(wǎng)絡  航空電子  FPGA  

          有限狀態(tài)機的FPGA設計

          • 有限狀態(tài)機是一種常見的電路,由于時序電路和組合電路組成,設計有限狀態(tài)機的第一步是確定采用Moore狀態(tài)機還是采用Mealy狀態(tài)機。Mealy狀態(tài)機的狀態(tài)轉變不僅和當前狀態(tài)有關,而且和各輸入信號有關;Moore狀態(tài)機的轉變只和當前狀態(tài)有關。從電路實現(xiàn)功能上來講,任何一種都可以實現(xiàn)同樣的功能。但他們的輸出時序不同,所以選擇使用哪種狀態(tài)機是要根據(jù)具體情況來定。
          • 關鍵字: Moore狀態(tài)機  Mealy狀態(tài)機  FPGA  

          基于FPGA的帶Cache的嵌入式CPU的設計與實現(xiàn)

          • MIPS(Microprocessor without Interlocked Pipeline STages)是一種典型的RISC(Reduced InstructiON Set Computer)微處理器,在嵌入式系統(tǒng)領域中得到廣泛的應用。MIPS32TM指令集開放,指令格式規(guī)整,易于流水線設計,大量使用寄存器操作。與CISC(Complex Instruction Set Computer)微處理器相比,RISC具有設計更簡單、設計周期更短等優(yōu)點,并可以應用更多先進的技術,開發(fā)更快的下一代處理器。
          • 關鍵字: 流水線CPU  時序設計  FPGA  

          基于FPGA的數(shù)據(jù)并轉串SPI發(fā)送模塊的設計

          • SPI 接口應用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產(chǎn)生SPI 時序或是采用帶SPI 功能模塊的MCU。但隨著可編程邏輯技術的發(fā)展,人們往往需要自己設計簡單的SPI 發(fā)送模塊。本文介紹一種基于FPGA 的將并行數(shù)據(jù)以SPI 串行方式自動發(fā)送出去的方法。
          • 關鍵字: SPI  VHDL  FPGA  

          基于ARM的SoC FPGA嵌入式系統(tǒng)的設計實現(xiàn)

          • 本白皮書討論用于實現(xiàn)基于ARM 的嵌入式系統(tǒng)的Altera 可編程芯片系統(tǒng)(SoC)方法。對于面臨產(chǎn)品及時面市、成本、性能、設計重用和產(chǎn)品長壽命等苛刻要求的嵌入式系統(tǒng)開發(fā)人員而言,單芯片方案是非常有價值的方法。
          • 關鍵字: 硬核處理器  嵌入式系統(tǒng)  FPGA  

          基于FFT方法的音頻信號分析儀在FPGA上的實現(xiàn)

          • 傳統(tǒng)的完全由單片機控制的音頻信號分析儀由于實時性差、穩(wěn)定性不好等缺點而無法得到廣泛應用。本文設計的基于FFT方法的音頻信號分析儀,通過快速傅里葉變換(FFT)把被測的音頻信號由時域信號轉換為頻域信號,將其分解成分立的頻率分量,利用FPGA(EP2C8Q208C8N)實現(xiàn)FFT算法,由凌陽單片機SPCE061A控制分析結果的顯示等人機交互接口功能。
          • 關鍵字: FFT算法  音頻信號分析儀  FPGA  

          FPGA大型設計應用的多時鐘設計策略闡述

          • 利用FPGA實現(xiàn)大型設計時,可能需要FPGA具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設計和時鐘/數(shù)據(jù)關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設計策略深入闡述。
          • 關鍵字: 亞穩(wěn)態(tài)性  多時鐘  FPGA  

          基于VHDL和高精度浮點運算器的基2 FFT在FPGA上的設計仿真

          • 基于IEEE浮點表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點運算器的FFT的設計。利用VHDL語言描述了蝶形運算過程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結果。
          • 關鍵字: 蝶形運算  FFT  FPGA  

          基于分層測試的Virtex系列FPGA互聯(lián)資源測試新方法

          • 以基于靜態(tài)隨機存儲器(SRAM)的現(xiàn)場可編程門陣列(FPGA)為例,在傳統(tǒng)的三次測試方法的基礎上提出了一種新穎的針對FPGA互聯(lián)資源的測試方法。該方法運用了層次化的思想,根據(jù)開關矩陣中可編程互聯(lián)點(PIP)兩端連線資源的區(qū)別將互聯(lián)資源進行層次化分類,使得以這種方式劃分的不同類別的互聯(lián)資源能夠按一定方式進行疊加測試,這就從根本上減少了實際需要的測試配置圖形和最小配置次數(shù)。
          • 關鍵字: 互聯(lián)資源  分層測試  FPGA  

          基于FPGA的超級電容充放電控制

          • 由于超級電容器單體性能參數(shù)的離散性,當多個單體串聯(lián)組成電容器組時,在充放電過程中容易造成過充或過放現(xiàn)象,嚴重危害超級電容器的使用壽命。文中提出以FPGA為檢測、控制單元,對電容進行有效地充放電控制,防止過充或過放,提高超級電容器的循環(huán)使用次數(shù),降低不必要的能量消耗。
          • 關鍵字: 超級電容  串聯(lián)均壓  FPGA  

          基于FPGA控制的動態(tài)背光源設計方案

          • LCD 顯示離不開背光源的輔助,而現(xiàn)在絕大多數(shù)顯示器采用恒定亮度背光源,存在顯示效果動態(tài)模糊以及低對比度等問題,并且耗能也較為嚴重。文章著重敘述一種基于視頻內容逐幀分析,然后選擇最佳背光亮度的一種由FPGA 控制的動態(tài)背光源設計方案。實驗采用的是TI 公司的TLC5947,具有多個輸出通道,可以適用于大規(guī)模顯示屏。
          • 關鍵字: RGB  背光  FPGA  

          基于NiosII的工程爆破振動數(shù)據(jù)采集控制器設計

          • 介紹了一種在工程爆破振動數(shù)據(jù)采集中應用的控制器設計方案。系統(tǒng)采用Altera公司的FPGA作為主控制器芯片,其中集成控制邏輯單元與NiosII軟核嵌入式處理器二者結合成為單芯片控制器方案。
          • 關鍵字: NiosII  嵌入式處理器  FPGA  

          基于Verilog HDL的SDX總線與Wishbone總線接口轉化的設計與實現(xiàn)

          • 針對機載信息采集系統(tǒng)可靠性、數(shù)據(jù)管理高效性以及硬件成本的需求,介紹了基于硬件描述語言Verilog HDL設計的SDX總線與Wishbo ne總線接口轉化的設計與實現(xiàn),并通過Modelsim進行功能仿真,在QuartusⅡ軟件平臺上綜合,最終在Altera公司的CyclONeⅢ系列FPGA上調試。實驗證明了設計的可行性。
          • 關鍵字: SDX總線  Wishbone總線  FPGA  
          共6764條 77/451 |‹ « 75 76 77 78 79 80 81 82 83 84 » ›|

          xilinx fpga介紹

            Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側重低成本應用,容量中等,性能可以滿足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿足各類高端應用,如Virtex系列,用戶可以根據(jù)自己實際應用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細 ]

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();